ARM Cortex-A9處理器相關(guān)介紹
Cortex-A9處理器基于先進的推測型八級流水線,該流水線具有高效、動態(tài)長度、多發(fā)射超標(biāo)量及無序完成特征,這款處理器的性能、功效和功能均達到了前所未有的水平,能夠滿足消費、網(wǎng)絡(luò)、企業(yè)和移動應(yīng)用等領(lǐng)域產(chǎn)品的要求。
Cortex-A9微架構(gòu)可提供兩種選項:可擴展的Cortex-A9 MPCoreTM多核處理器和較為傳統(tǒng)的Cortex-A9單核處理器?蓴U展的多核處理器和單核處理器,支持16、32或64KB四路組相聯(lián)一級緩存的配置,具有無與倫比的靈活性,皆能達到特定應(yīng)用和市場的要求。
ARM Cortex- A9架構(gòu)
特定應(yīng)用優(yōu)化 :Cortex-A9和Cortex-A9 MPCore應(yīng)用級處理器都擁有豐富的功能,同時也承襲了ARMv7 架構(gòu)的強大優(yōu)勢,為特定應(yīng)用和通用設(shè)計提供了高性能、低功耗的解決方案。
先進的微架構(gòu) :Cortex- A9微架構(gòu)的設(shè)計不但著眼于解決超高頻設(shè)計的效率低下問題,而且把目標(biāo)定為在不增加嵌入式設(shè)備硅成本的前提下最大限度地提升處理效率。通過綜合技術(shù),這種 處理器設(shè)計能使設(shè)備的時鐘頻率超過1GHz,而且提供了較高的功效水平,滿足了長時間電池供電工作的要求。
ARM Cortex- A9架構(gòu)的諸多優(yōu)勢
流水線性能 :Cortex- A9處理器最主要的流水線性能包括以下幾條:第一,先進的取指及分支預(yù)測處理,可避免因訪問指令的延時而影響跳轉(zhuǎn)指令的執(zhí)行;第二,最多支持四條指令 Cache Line預(yù)取掛起,這可進一步減少內(nèi)存延時的影響,從而促進指令的順利傳輸;第三,每個周期內(nèi)可連續(xù)將兩至四條指令發(fā)送到指令解碼,確保充分利用超標(biāo)量流 水線性能。Fast-loop模式:執(zhí)行小循環(huán)時提供低功耗運行;第四,超標(biāo)量解碼器可在每個周期內(nèi)完成兩條完全指令的解碼;第五,支持指令預(yù)測執(zhí)行:通 過將物理寄存器動態(tài)地重新命名至虛擬寄存器池來實現(xiàn)。
第六,提升了流水線的利用效率,消除了相鄰指令之間的數(shù)據(jù)依賴性,減少 了中斷延時;第七,支持寄存器的虛擬重命名:以一種有效的、基于硬件的循環(huán)展開方法,提高了代碼執(zhí)行效率,而不會增加代碼大小和功耗水平;第八,四個后續(xù) 流水線中的任何一個均可從發(fā)射隊列中選擇執(zhí)行指令—提供了無序分配,進一步提高了流水線利用效率,無需借助于開發(fā)者或編譯器指令調(diào)度。確保專為上一代處理 器進行優(yōu)化的代碼能夠發(fā)揮最大性能,也維護了現(xiàn)有軟件投資。
第九,每周期支持兩個算術(shù)流水線、加載-存儲(load- store)或計算引擎以及分支跳轉(zhuǎn)的并行執(zhí)行;第十,可將有相關(guān)性load-store指令提前傳送至內(nèi)存系統(tǒng)進行快速處理,進一步減少了流水線暫停, 大幅提高了涉及存取復(fù)雜數(shù)據(jù)結(jié)構(gòu)或C++函數(shù)的高級代碼的執(zhí)行效率;第十一,支持四個數(shù)據(jù)Cache Line的填充請求:而且還能通過自動或用戶控制預(yù)取操作,保證了關(guān)鍵數(shù)據(jù)的可用性,從而進一步減少了內(nèi)存延時導(dǎo)致的暫,F(xiàn)象;第十二,支持無序指令完成 回寫:允許釋放流水線資源,無需受限于系統(tǒng)提供所需數(shù)據(jù)的順序。